高电平输出和低电平输出区别

高电平输出和低电平输出区别

高低电平通常是指电路上某点的电压(对公共参考点)或电位是高还是低。高电平,指的是与低电平相对的高电压,是电工程上的一种说法。在逻辑电平中,保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于输入高电压(Vih)时,则认为输入电平为高电平。

在数字逻辑电路中,低电平表示0,高电平表示1。一般规定低电平为0~0.25V,高电平为3.5~5V。

数字电路中,把电压的高低用逻辑电平来表示。逻辑电平包括高电平和低电平这两种。在TTL门电路中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示把电压小于0.3伏的电压规定为逻辑低电平,用数字0表示。数字电平从低电平(数字“0”)变为高电平(数字“1”)的那一瞬间(时刻)叫作上升沿。

电子电路中高电平是电压高的状态,一般记为1,低电平是电压低的状态,一般记为0。

高低电平的划分对于TTL来说高电平是:2.4V-5.0V,低电平是:0.0V-0.4V。